在Intel最新發布的博客文章及YouTube視頻中展示了其最新的高速Long Reach(LR)收發測試芯片的優異性能,該芯片工作在116 Gbps速率并使用PAM4調制,收發芯片采用Intel 10nm工藝技術,符合CEI – 112G- LR- PAM4規范的最高數據速率。
該芯片在 116 Gbps速率的優異性能展示了Intel目前高速收發芯片設計能夠為現有的100/200/400千兆以太網 (GbE)標準增加更多裕量,并且它能夠支持新興的協議和前向糾錯(FEC)標準。
在Intel的博客文章中介紹了此芯片更多詳情,
(博客詳情地址:https://blogs.intel.com/psg/new-video-demonstrates-116-gbps-pam4-transceiver-test-chip-for-intel-agilex-i-series-fpgas/)
此核心技術可用于英特爾的FPGA,或者下一代以太網芯片技術。該芯片測試視頻是在Intel實驗室中通過使用是德科技高帶寬采樣示波器N1000A + N1060A實現的,該視頻還演示了收發芯片的發射機通過片上互連和外部布線向同一芯片上的接收機發送116 Gbps PRBS 31的碼型數據時的優異信號質量,在芯片上從BGA球到BGA球的總插入損耗大于35 dB。
在這個測試中,收發芯片的性能比CEI-112G-LR-PAM4規范要求的原始誤碼率(BER)高出近3個數量級,甚至在116 Gbps速率時也能保持此優異性能,以下屏幕截圖顯示了是德科技N1000A及N1060A采樣示波器測量的在116 Gbps下工作的收發芯片發射機的去嵌入PAM4眼圖。
英特爾Agilex? I-系列FPGA將采用該核心芯片的高速、長距、以及基于數字ADC和DAC的收發信機架構以及經過加固的100/200/400 GbE協議棧。此FPGA系列是針對云、企業和邊緣應用中的高速、帶寬密集型網絡而優化的。